Configuration d'une interface pour codeur absolu (TSX CTY 2C)
(Traduction du document original anglais)
Présentation
En plus d'être doté d'entrées d'impulsions de comptage, le module TSX CTY 2C dispose d'une interface spécifique pour l'acquisition de données issues :
Procédure
Le tableau ci-dessous présente les étapes de configuration de l'interface.
Etape
Action
1
Commencez la configuration en suivant les procédures générales pour le module TSX CTY 2C jusqu'à ce que vous atteigniez l'écran de saisie suivant Détails interface d'entrée.
Certains en-têtes sont gelés ou ne sont pas affichés, selon le type de sortie de codeur (série ou parallèle).
2
Remplissez les en-têtes accessibles en suivant le tableau ci-dessous.
3
Validez la nouvelle configuration. Pour ce faire :
  • activez l'écran de saisie ci-dessus,
  • faites défiler le menu Modifier et cliquez sur OK.
Définitions et options des en-têtes
Le tableau ci-dessous présente les définitions et options d'en-tête possibles dans l'écran Détails interface d'entrée selon le type de sortie du codeur absolu.
Zone
En-tête
Codeur avec sortie série SSI
Codeur(s) avec sortie parallèle
Codeur
Binaire ou Gray
Type de codage.
Sortie série identique
Inversion de mesure
Inversion du sens de changement de la mesure dans un sens rotatif déterminé par le codeur.
Sortie série identique
Multiplexage
N'existe pas.
Trame SSI
Fréquence de transmission
150, 200 (par défaut), 375, 500, 750 kHz ou 1 MHz.
Sortie série identique
Surveillance de ligne
Sélection de contrôle de ligne (rupture ou court-circuit).
Gelé : pilotage de contrôle de ligne présent.
Trame
Informations : résumé des caractéristiques de trame série.
Sortie série identique
En-tête
Nb de bits d'en-tête
0 à 4 (0 par défaut)
Gelé à 0.
Données
Nb de bits de données codeur
8 à 25 (16 par défaut)
8 à 24 (24 par défaut)
Nb de bits de poids fort masqués
0 à 17 (0 par défaut)
0 à 16 (0 par défaut)
Réduction de la résolution
0 à 17 (bits de poids faible masqués, 0 par défaut).
0 à 16 (0 par défaut).
Limite : Nb de bits de données codeur – Nb de bits de poids fort masqués – Nb de bits de poids faible masqués > 8 bits de données actifs.
Modulo
Gelé (selon le nombre de bits de données actifs).
Sortie série identique
Etat
Nb de bits d'état
0 à 4 (0 par défaut)
Gelé à 3.
Bit d'erreur
Aucun par défaut. Pour accéder à ce choix, le nombre de bits d'état doit être > 1.
Aucun par défaut.
Position
1 à 4 (1 par défaut). L'en-tête apparaît uniquement si le bit d'erreur est sélectionné.
Gelé à 3. L'en-tête apparaît uniquement si le bit d'erreur est sélectionné.
Actif à 0/1
Niveau bit d'erreur actif (1 par défaut). L'en-tête apparaît uniquement si le bit d'erreur est sélectionné.
Sortie série identique
Parité
Bit de parité
Aucun par défaut. Le choix de parité apparaît uniquement si le bit d'erreur est sélectionné. Si la parité est impaire, le nombre de bits d'état est limité à 3.
Gelé : avec, parité paire.