Compatibilités relatives aux équipements TBX
(Traduction du document original anglais)
Présentation
Les informations de compatibilité suivantes portent sur :
Règles d'utilisation
L'équipement raccordé à un point de connexion, s'il est modulaire, doit être homogène au niveau du métier : base et extension TOR ou base et extension analogique (pas de mixité TOR et analogique).
L'équipement (base et extension) est piloté par une seule tâche (FAST ou MAST) de Control Expert (pas d'affectation des groupes de voies d'un même TBX à des tâches différentes).
Paramètres d'adresse
L'adressage Fipio dépend du type d'équipement :
Type d'équipement
Adresses Fipio
Commentaires
TSX compacts
1…31
TBX C•
TBX étanches
1…62, 64…127
TBX E•
TBX modulaires
1…62, 64…127
TBX LEP •••
Passerelle AS-i
1…62, 64…127
TBX SAP 10
Espace mémoire
Chaque processeur dispose d'une zone mémoire disponible pour les équipements Fipio. Cette zone mémoire est de 95 744 octets pour les processeurs TSX P57 154/254/354 et de 214 528 octets pour les processeurs TSX P57 454/554.
Chaque équipement Fipio connecté sur le bus utilise une partie de cette zone mémoire. La mémoire utilisée par les équipements connectés sur le bus Fipio doit être inférieure à la mémoire disponible du processeur. Au calcul de la mémoire utilisée il faut rajouter un offset de 1 424 octets.
Le tableau ci-dessous présente les valeurs de la mémoire utilisée en octets pour chaque module TBX.
Module
Base
Extension
Nombre de points de connexion maximum
TSX P57 154
TSX P57 254/354
TSX P57 454/554
AES 400, ASS 200
1 332
-
62
70
126
272
De 2 ou 4 voies
59
59
126
AMS 620
1 584
-
59
59
126
272
2 voies
50
50
100
4 voies
50
50
84
528
8 voies
44
44
63
CEP 1622, CSP 1622, CSP 1625
1 152
-
De 10 ou 12 voies
31
31
31
DES 16••, DMS 16••, DSS 16••
1 152
-
62
81
126
144
62
64
64
DSS 1235
1 152
144
62
72
85
DMS 1025
1 152
144
62
72
102
EEP/ESP 08C22/1622
1 152
-
62
64
126
TBX SAP 10
1 808
-
52
52
117
Exemple :
Soit un processeur TSX P57 154.
Deux TBX AES 200 (base et extension) et un TBX AMS 620 (base) sont connectés sur le bus Fipio.
La mémoire utilisée est égale à 4 612, soit : 1 332 + 272 + 1 584 + 1 424 (offset).
Dans ce cas, la mémoire des équipements (4 612) est inférieure à la mémoire du processeur (95 744).