Chaque bit est réglé sur 1 par le système et remis à 0 par l'utilisateur.
Consultez la liste ci-dessous.
Description des bits
bit 0 = « timeout séquence apériodique » : la fenêtre réservée au trafic apériodique des messages ou variables a été dépassée au cours d'un cycle élémentaire du macro-cycle.
bit 1 = « requête de message refusée » : la file d'attente des messages est pleine ; l'arbitre de bus n'est pas en mesure d'effectuer de mémorisation ni de satisfaire une requête.
bit 2 = « commande de mise à jour urgente refusée » : la file d'attente des requêtes urgentes d'échange apériodique de variables est pleine ; l'arbitre de bus n'est pas en mesure d'effectuer de mémorisation ni de satisfaire une requête.
bit 3 = « commande de mise à jour non urgente refusée » : la file d'attente des requêtes non urgentes d'échange apériodique de variables est pleine ; l'arbitre de bus n'est pas en mesure d'effectuer de mémorisation ni de satisfaire une requête.
bit 4 = « défaut pause » : l'arbitre n'a détecté aucune activité sur le bus pendant une période supérieure à la période WorldFip fixée.
bit 5 = « collision réseau lors de l'émission de l'identifiant » : présence d'une activité sur le réseau pendant des périodes de pause. Aucune activité ne doit être enregistrée sur le bus entre l'émission d'un signal et la réception d'une réponse par l'arbitre. En cas de détection d'une activité, un défaut de collision est généré (lorsque plusieurs arbitres sont actifs en même temps sur le bus, par exemple).
bit 6 = « défaut débordement arbitre de bus » : conflit lors de l'accès à la mémoire de la station de l'arbitre de bus.