Processeur TSX PCI 57 354
(Traduction du document original anglais)
Processeur TSX PCI 57 354
Le tableau suivant présente les caractéristiques générales du processeur TSX PCI 57 354.
Caractéristiques
TSX PCI 57 354
Configuration maximale
Nombre maximum de racks TSX RKY 12EX
8
Nombre maximum de racks TSX RKY 4EX/6EX/8EX
16
Nombre d'emplacements maximum
111
Fonctions
Nombre maximum de voies
E/S TOR en rack
1024
E/S analogiques en rack
128
Métier
32
Nombre maximum de connexions
Uni-Telway intégré (prise terminal)
1
Réseau (ETHWAY, Fipway, Modbus Plus)
3
Fipio maître (intégré), nb équipement
127
Bus de terrain tiers
3
Bus de terrain AS-i
8
Voies régulation
15
Boucle de régulation
45
Horodateur sauvegardable
oui
Mémoire
RAM interne sauvegardable
224 K8
Carte mémoire PCMCIA (capacité maximale)
1792K8
Structure application
Tâche maître
1
Tâche rapide
1
Traitements sur événements (1 prioritaire)
64
Vitesse d'exécution du code application
RAM interne
100 % booléen
6,67 Kins/ms (1)
65 % booléen + 35 % numérique
4,76 Kins/ms (1)
Carte PCMCIA
100 % booléen
4,55 Kins/ms (1)
65 % booléen + 35 % numérique
3,13 Kins/ms (1)
Temps d'exécution
Instruction booléenne de base
0,12/0,17 μs (2)
Instruction numérique de base
0,17/0,33 μs (2)
Instruction sur flottants
1,75/3,30 μs (2)
Overhead système
Tâche maître
1 ms
Tâche rapide
0,35 ms
(1) Kins : 1 024 instructions (liste)
(2) La première valeur correspond au temps d'exécution lorsque l'application est en RAM interne du processeur, la seconde valeur correspond au temps d'exécution lorsque l'application est dans une carte PCMCIA.