Processeur TSX P57 254
(Traduction du document original anglais)
Processeur TSX P57 254
Le tableau suivant présente les caractéristiques générales des processeurs TSX P57 254.
Caractéristiques
TSX P57 254
Configuration maximale
Nombre maximum de racks TSX RKY 12EX
8
Nombre maximum de racks TSX RKY 4EX/6EX/8EX
16
Nombre d'emplacements maximum
111
Nombre maximum d'EF de communication simultanées
32
Fonctions
Nombre maximum de voies
E/S TOR en rack
1024
E/S analogiques en rack
80
Expert
24
Nombre maximum de connexions
Uni-Telway intégré (prise terminal)
1
Réseau (ETHWAY, Fipway, Modbus Plus)
2
Fipio maître (intégré), nb équipement
127
Bus de terrain tiers
1
Bus de terrain AS-i
4
Horodateur sauvegardable
oui
Voie régulation
10
Boucles de régulation
30
Mémoire
RAM interne sauvegardable
192 K8
Carte mémoire PCMCIA (capacité maximale)
768 K8
Structure application
Tâche maître
1
Tâche rapide
1
Traitements sur événements (1 prioritaire)
64
Vitesse d'exécution du code application
RAM interne
100 % booléen
4.76 Kins/ms (1)
65 % booléen + 35 % numérique
3.57 Kins/ms (1)
carte PCMCIA
100 % booléen
3.70 Kins/ms (1)
65 % booléen + 35 % numérique
2.50 Kins/ms (1)
Temps d'exécution
Instruction booléenne de base
0.19/0.21 μs (2)
Instruction numérique de base
0.25/0.42 μs (2)
Instruction sur flottants
1.75/3.0 μs (2)
Overhead système
Tâche MAST
sans utilisation du bus Fipio
1 ms
avec utilisation du bus Fipio
1 ms
Tâche FAST
0.35 ms
(1) Kins : 1 024 instructions (liste)
(2) La première valeur correspond au temps d'exécution lorsque l'application est en RAM interne du processeur, la seconde valeur correspond au temps d'exécution lorsque l'application est dans une carte PCMCIA.