Processeur TSX P57 104
(Traduction du document original anglais)
Processeur TSX P57 104
Le tableau suivant présente les caractéristiques générales des processeurs TSX P57 104.
Caractéristiques
TSX P57 104
Configuration maximale
Nombre maximum de racks TSX RKY 12E
2
Nombre maximum de racks TSX RKY 4EX/6EX/8EX
4
Nombre d'emplacements maximum
27
Nombre maximum d'EF de communication simultanées
16
Fonctions
Nombre maximum de voies
E/S TOR en rack
512
E/S analogiques en rack
24
Métier (comptage, axe...)
8
Nombre maximum de connexions
Uni-Telway intégré (prise terminal)
1
Réseau (ETHWAY, Fipway, Modbus Plus)
1
Fipio maître (intégré)
-
Bus de terrain tiers
-
Bus de terrain AS-i
2
Horodateur sauvegardable
oui
Mémoire
RAM interne sauvegardable
96 K8
Carte mémoire PCMCIA (capacité maximale)
224 K8
Structure application
Tâche maître
1
Tâche rapide
1
Traitements sur événements (1 prioritaire)
32
Vitesse d'exécution du code application
RAM interne
100 % booléen
4.76 Kins/ms (1)
65 % booléen + 35 % numérique
3.57 Kins/ms (1)
carte PCMCIA
100 % booléen
3.10 Kins/ms (1)
65 % booléen + 35 % numérique
2.10 Kins/ms (1)
Temps d'exécution
Instruction booléenne de base
0.19/0.25 μs (2)
Instruction numérique de base
0.25/0.50 μs (2)
Instruction sur flottants
1.75/3.30 μs (2)
Overhead système
Tâche maître
1 ms
Tâche rapide
0.30 ms
(1) Kins : 1 024 instructions (liste)
(2) La première valeur correspond au temps d'exécution lorsque l'application est en RAM interne du processeur, la seconde valeur correspond au temps d'exécution lorsque l'application est dans une carte PCMCIA.