Détails des objets à échange implicite de l’IODDT de type T_DIS_OUT_REFLEX
(Traduction du document original anglais)
Présentation
Les tableaux suivants présentent les objets à échange implicite de l’IODDT de type T_DIS_OUT_REFLEX qui s'appliquent aux modules de sorties réflexe TOR.
Bit d'erreur
Le tableau suivant présente la signification du bit d’erreur CH_ERROR (%Ir.m.c.ERR).
Symbole standard
Type
Accès
Signification
Numéro
CH_ERROR
BOOL
L
La voie c est en défaut.
%Ir.m.c.ERR
Bit d'état
Le tableau suivant présente la signification des bits d'état PHYS_OUT (%Ir.m.c.0) et AUX_OUT (%Ir.m.c.1).
Symbole standard
Type
Accès
Signification
Numéro
PHYS_OUT
EBOOL
L
Bit d'état des sorties physiques du module.
%Ir.m.c.0
AUX_OUT
EBOOL
L
Bit d'état des sorties auxiliaires du module.
%Ir.m.c.1
Indicateur d'événement : EVT_STS
Le tableau suivant présente les significations du bit EVT_STS (%IWr.m.c.0).
Symbole standard
Type
Accès
Signification
Numéro
RE_EVT
BOOL
L
Le traitement événementiel est configuré pour une transition positive.
%IWr.m.c.0.0
FE_EVT
BOOL
L
Le traitement événementiel est configuré pour une transition négative.
%IWr.m.c.0.1
Bit de contrôle
Le tableau suivant présente la signification du bit de contrôle CMD_OUT (%Qr.m.c).
Symbole standard
Type
Accès
Signification
Numéro
CMD_OUT
EBOOL
L/E
La voie c est active.
%Qr.m.c
Indicateur d'événement : EVT_MASK
Le tableau suivant présente la signification du bit EVT_MASK (%QWr.m.c.0.0).
Symbole standard
Type
Accès
Signification
Numéro
EVT_MASK
BOOL
L/E
Permet de masquer/démasquer l'événement affecté à la voie.
%QWr.m.c.0.0