Détails des objets à échanges implicites de l'IODDT de type T_COUNT_HIGH_SPEED
(Traduction du document original anglais)
Présentation
Les tableaux ci-dessous présentent les objets à échanges implicites de l'IODDT de type T_COUNT_HIGH_SPEED qui s'appliquent au module TSX CTY 2C.
Certains objets associés aux fonctions spéciales du module TSXCTY 2C ne sont pas intégrés à l'IODDT.
Liste des valeurs numériques
Le tableau ci-dessous présente différentes valeurs numériques des échanges implicites de l'IODDT.
Symbole standard
Type
Accès
Signification
Adresse
CUR_MEASURE
DINT
R
Valeur courante du compteur (24 bits actifs).
%IDr.m.c.0
CAPT
DINT
R
Valeur capturée du compteur (24 bits actifs).
%IDr.m.c.4
SPEED
DINT
R
Vitesse en nombre d'impulsions par seconde (24 bits actifs)
%IDr.m.c.8
MULTIPLEX_ADDR
INT
R
Adresse multiplexée du codeur absolu à sorties parallèles.
%IWr.m.c.10
Informations sur le logiciel : bits %Ir.m.c.d
Le tableau ci-dessous présente les significations des bits d'état %Ir.m.c.d.
Symbole standard
Type
Accès
Signification
Adresse
CH_ERROR
BOOL
R
Bit d'erreur de la voie de comptage
%Ir.m.c.ERR
ENAB_ACTIV
EBOOL
R
Validation du compteur active
%Ir.m.c.0
PRES_DONE
EBOOL
R
Présélection effectuée
%Ir.m.c.1
CAPT_DONE
EBOOL
R
Capture effectuée
%Ir.m.c.2
COUNT_FLT
EBOOL
R
Défaut de comptage
%Ir.m.c.4
CUR_MEAS_THR0
EBOOL
R
Valeur courante ≥ au seuil 0
%Ir.m.c.5
CUR_MEAS_THR1
EBOOL
R
Valeur courante ≥ au seuil 1
%Ir.m.c.6
COUNT_DIR
EBOOL
R
Sens de comptage
0 : sens - (décomptage), 1 : sens + (comptage)
%Ir.m.c.9
CAPT_THR0
EBOOL
R
Valeur capturée ≥ au seuil 0
%Ir.m.10
CAPT_THR1
EBOOL
R
Valeur capturée ≥ au seuil 1
%Ir.m.11
INC_MOD_DONE
EBOOL
R
Sens + de franchissement du modulo
%Ir.m.12
DEC_MOD_DONE
EBOOL
R
Sens - de franchissement du modulo
%Ir.m.13
Etat des entrées/sorties physiques, mot %IWr.m.c.2
Le tableau ci-dessous présente les significations des bits du mot d'état %IWr.m.c.2.
Symbole standard
Type
Accès
Signification
Adresse
ST_IA
BOOL
R
Etat de l'entrée de comptage physique IA
%IWr.m.c.2.0
ST_IB
BOOL
R
Etat de l'entrée de comptage physique IB
%IWr.m.c.2.1
ST_IENAB
BOOL
R
Etat de l'entrée de validation physique IEna
%IWr.m.c.2.2
ST_IPRES
BOOL
R
Etat de l'entrée de présélection physique IPres ou IReset
%IWr.m.c.2.3
ST_CAPT
BOOL
R
Etat de l'entrée de capture physique ICapt
%IWr.m.c.2.4
ST_IZ
BOOL
R
Etat de l'entrée de comptage physique IZ
%IWr.m.c.2.6
INVALID_MEAS
BOOL
R
Mesure invalide
%IWr.m.c.2.7
ST1_SSI_FRAME
BOOL
R
  • Bit d'état de rang 1 de la trame SSI
  • ou bit de parité impaire (codeur absolu à parité impaire, non contrôlé par le module)
  • ou partie de poids faible de l'adresse (codeur absolu à sorties parallèles multiplexées et embase d'adaptation).
%IWr.m.c.2.8
ST2_SSI_FRAME
BOOL
R
  • Bit d'état de rang 2 de la trame SSI
  • ou partie de poids fort de l'adresse (codeur absolu à sorties parallèles multiplexées et embase d'adaptation).
%IWr.m.c.2.9
ST3_SSI_FRAME
BOOL
R
  • Bit d'état de rang 3 de la trame SSI
  • ou bit de défaut spécifique d'un codeur absolu à sorties parallèles
%IWr.m.c.2.10
ST4_SSI_FRAME
BOOL
R
Bit d'état 4 de rang 4 de la trame SSI
%IWr.m.c.2.11
ST_Q2
BOOL
R
Etat de sortie Q2
%IWr.m.c.2.12
ST_Q3
BOOL
R
Etat de sortie Q3
%IWr.m.c.2.13
ST_Q0
BOOL
R
Etat de sortie Q0
%IWr.m.c.2.14
ST_Q1
BOOL
R
Etat de sortie Q1
%IWr.m.c.2.15
Etat des événements et des commutateurs, mot %IWr.m.c.3
Le tableau ci-dessous présente les significations des bits du mot d'état %IWr.m.c.3.
Symbole standard
Type
Accès
Signification
Adresse
ENAB_EVT
BOOL
R
Validation de l'événement
%IWr.m.c.3.0
PRES_EVT
BOOL
R
Réinitialisation ou présélection de l'événement
%IWr.m.c.3.1
CAPT_EVT
BOOL
R
Evénement de capture
%IWr.m.c.3.2
CAPT_EDGE
BOOL
R
Sens du front de capture
0 : front montant, 1 : front descendant.
%IWr.m.c.3.3
THR0_EVT
BOOL
R
Evénement de franchissement du seuil 0
%IWr.m.c.3.5
THR1_EVT
BOOL
R
Evénement de franchissement du seuil 1
%IWr.m.c.3.6
ST_COUNT_DIR
BOOL
R
Sens lors du franchissement d'un seuil ou d'une consigne
0 : sens - (décomptage), 1 : sens + (comptage)
%IWr.m.c.3.9
ST_LATCH0
BOOL
R
Etat du commutateur 0
%IWr.m.c.3.10
ST_LATCH1
BOOL
R
Etat du commutateur 1
%IWr.m.c.3.11
INC_MOD_EVT
BOOL
R
Evénement de franchissement du modulo dans le sens +
%IWr.m.c.3.12
DEC_MOD_EVT
BOOL
R
Evénement de franchissement du modulo dans le sens -
%IWr.m.c.3.13
OVERRUN_EVT
BOOL
R
Evénements overrun (niveau de la voie).
%IWr.m.c.3.15
Commandes de logiciel, bits %Qr.m.c.d
Le tableau ci-dessous présente les significations des bits de commande %Qr.m.c.d.
Symbole standard
Type
Accès
Signification
Adresse
DIR_ENAB
EBOOL
R/W
Validation directe par le logiciel
%Qr.m.c.0
DIR_PRES
EBOOL
R/W
Présélection directe par le logiciel
%Qr.m.c.1
DIR_CAPT
EBOOL
R/W
Capture directe par le logiciel
%Qr.m.c.2
FLT_ACK
EBOOL
R/W
Acquittement défaut
%Qr.m.c.3
ENAB_IENAB
EBOOL
R/W
Validation de l'entrée physique IEna
%Qr.m.c.5
ENAB_IPRES
EBOOL
R/W
Validation de l'entrée physique IPRES
%Qr.m.c.6
ENAB_ICAPT
EBOOL
R/W
Validation de l'entrée physique ICapt
%Qr.m.c.7
ENAB_Q3_AUTO
EBOOL
R/W
Validation de la sortie Q3 en mode automatique
%Qr.m.c.9
SET_LATCH0
EBOOL
R/W
Commutateur 0 mis à 1
%Qr.m.c.10
SET_LATCH1
EBOOL
R/W
Commutateur 1 mis à 1
%Qr.m.c.11
RESET_LATCH0
EBOOL
R/W
Commutateur 0 mis à 0
%Qr.m.c.12
RESET_LATCH1
EBOOL
R/W
Commutateur 1 mis à 0
%Qr.m.c.13
ENAB_Q0_AUTO
EBOOL
R/W
Validation de la sortie Q0 en mode automatique
%Qr.m.c.14
ENAB_Q1_AUTO
EBOOL
R/W
Validation de la sortie Q1 en mode automatique
%Qr.m.c.15
MANU_CMD_Q2
EBOOL
R/W
Sortie de commande manuelle Q2
%Qr.m.c.20
MANU_CMD_Q3
EBOOL
R/W
Sortie de commande manuelle Q3
%Qr.m.c.21
Commandes de sortie et de présélection, mot %QWr.m.c.0
Le tableau ci-dessous présente les significations des bits du mot de commande %QWr.m.c.0.
Symbole standard
Type
Accès
Signification
Adresse
PRES_RESET
BOOL
R/W
Réinitialisation de la présélection matérielle effectuée
%QWr.m.c.0.1
CAPT_RESET
BOOL
R/W
Capture de la réinitialisation matérielle effectuée
%QWr.m.c.0.2
MOD_RESET
BOOL
R/W
Réinitialisation du franchissement du modulo effectuée
%QWr.m.c.0.4
COUNT_DIR_CHG
BOOL
R/W
Sens de comptage
0 : sens - (décomptage), 1 : sens + (comptage)
%QWr.m.c.0.9
REACTIV_Q
BOOL
R/W
Réarmement des sorties Q0, Q1 et des sorties Q2, Q3
%QWr.m.c.0.10
AUTO_MOD_Q3
BOOL
R/W
Sortie en mode automatique/manuel Q3 (fréquence)
0 : manuel, 1 : automatique (fréquence programmable)
%QWr.m.c.0.11
AUTO_MOD_Q0
BOOL
R/W
Mode sortie automatique/manuel Q0
0 : manuel, 1 : automatique
%QWr.m.c.0.12
AUTO_MOD_Q1
BOOL
R/W
Mode sortie automatique/manuel Q1
0 : manuel, 1 : automatique
%QWr.m.c.0.13
MANU_CMD_Q0
BOOL
R/W
Sortie de commande manuelle Q0
%QWr.m.c.0.14
MANU_CMD_Q1
BOOL
R/W
Sortie de commande manuelle Q1
%QWr.m.c.0.15
Commandes d'événement de démasquage, mot %QWr.m.c.1
Le tableau ci-dessous présente les significations des bits du mot QWr.m.c.1.
Symbole standard
Type
Accès
Signification
Adresse
ENAB_UNMSK
BOOL
R/W
Validation du démasquage d'événement
%QWr.m.c.1.0
PRES_UNMSK
BOOL
R/W
Evénement de réinitialisation ou de présélection de démasquage
%QWr.m.c.1.1
CAPT_UNMSK
BOOL
R/W
Evénement de capture de démasquage
%QWr.m.c.1.2
THR0_UNMSK
BOOL
R/W
Evénement de démasquage du seuil 0
%QWr.m.c.1.5
THR1_UNMSK
BOOL
R/W
Evénement de démasquage du seuil 1
%QWr.m.c.1.6
INC_MOD_UNMSK
BOOL
R/W
Evénement de démasquage du franchissement du modulo dans le sens +
%QWr.m.c.1.12
DEC_MOD_UNMSK
BOOL
R/W
Evénement de démasquage du franchissement du modulo dans le sens -
%QWr.m.c.1.13